HI5662 是一款双 8 位全差分采样流水线 A/D 转换器,具有数字纠错逻辑。图 14 描述了前端差分输入差分输出采样保持 (S/H) 放大器的电路。开关由内部采样时钟控制,该时钟是来自主采样时钟的非重叠两相信号 1 和 2 。在采样阶段 1 ,输入信号施加到采样电容器 C S 。同时,保持电容器 C H 放电至模拟地。在 1 的下降沿,输入信号在采样电容器的底板上进行采样。在下一个时钟相位 2 中,采样电容器的两个底板连接在一起,保持电容器切换到运算放大器输出节点。然后电荷在 C S 和 C H 之间重新分配,完成一个采样保持周期。前端采样保持输出是模拟输入的全差分采样数据表示。该电路不仅执行采样保持功能,还将单端输入转换为转换器核心的全差分输出。在采样阶段,I/Q IN 引脚仅看到开关的导通电阻和 C S 。这些组件的相对较小的值导致转换器的典型全功率输入带宽为 250MHz。